Checkeador/Generador de Paridad 74LS180
Este circuito es un checkeador/generador de paridad universal, monolítico, de 9 bits que cuentan con salidas impares/pares y entradas de control para facilitar el funcionamiento en aplicaciones de paridad par o impar.
Especificaciones
74LS180 | |||
---|---|---|---|
Encapsulado | DIP-14 | ||
Voltaje de trabajo | 5VDC | ||
Corriente de salida - Alta | -800μA | ||
Corriente de salida - Baja | 16mA | ||
Corriente máxima de cortocircuito | -55mA | ||
Voltaje del diodo de la abrazadera de entrada | -1.5V | ||
Temperatura de funcionamiento | 0°C - +70°C |
Su fragmento dinámico se mostrará aquí...
Este mensaje se muestra porque no proporcionó un filtro y una plantilla para usar.